

# מערכות ספרתיות ומבנה המחשב (044252) סמסטר אביב + קיץ תשע"ט

## בחינה סופית – מועד ב 7 באוקטובר 2019

| <u>טור 1</u> |  |  |  |  |  |  |  |  |
|--------------|--|--|--|--|--|--|--|--|
|              |  |  |  |  |  |  |  |  |
| מספר סטודנט  |  |  |  |  |  |  |  |  |

משך המבחן: 3 שעות (180 דקות). תכננו את זמנכם היטב.

<u>חומר עזר</u>: אין להשתמש בכל חומר עזר בכתב, מודפס או אלקטרוני, פרט לדפי העזר שיחולקו במהלך הבחינה. <u>הנחיות והוראות</u>:

- הבחינה כתובה על גבי 20 עמודים כולל עמוד זה (בדקו בתחילת הבחינה שלא חסרים לכם עמודים).
- בתחילת הבחינה תקבלו חוברת בחינה, מחברת טיוטה, דפי עזר וטופס תשובות ממוחשב. בסיום הבחינה, החזירו את חוברת הבחינה וטופס התשובות הממוחשב בלבד.
  - יש לענות על כל השאלות בגוף המבחן.
  - אין **לתלוש או להפריד** דפים מחוברת הבחינה, ממחברות הטיוטה ומדפי העזר.
- רשמו את מספר הסטודנט שלכם על חוברת הבחינה (בראש עמוד זה), על דפי העזר, ועל כל מחברות הטיוטה.
  - לא מורדות נקודות (אין "קנס") בגין תשובה שגויה. לכן, כדאי לסמן תשובה כלשהי לכל שאלה.
- ציון השאלות רב הברירה ייקבע על סמך סריקה ממוחשבת של טופס התשובות בלבד. לא לשכוח לסמן בטופס התשובות הממוחשב את מספר הטור שלכם (מופיע בראש עמוד זה).
- אסור שימוש בכל חומר חיצוני. אסורה העברת חומר כלשהו בין הנבחנים, ואסורה כל תקשורת עם אנשים אחרים או כל מקור מידע. האיסור חל על כל צורות התקשורת מילולית, חזותית, כתובה, אלקטרונית, אלחוטית, טלפתית, או אחרת. בפרט, אין להחזיק בטלפון סלולארי.

## בהצלחה!



## <u>שאלה 1 (5 נקודות)</u>

נתונים שני ה- modules הבאים:

```
module mymodule (
  input logic clk,
  input logic rst,
  output logic done
);
  parameter N = 3;
  logic [31:0] w;
  always_ff @(posedge clk, posedge rst) begin
    if (rst == 1'b1) begin
       w \le 32'd0;
    end
    else begin
       if (w < N - 1) begin
         w \le w + 1;
       end
       else if (w == N - 1) begin
         w \le 32'd0;
       end
    end
  end
  always comb begin
    if (w == N - 1) begin
       done = 1'b1;
    end
    else begin
       done = 1'b0;
    end
  end
endmodule
```

```
module mymodule2 (
  input logic clk,
  input logic rst,
  output logic out
);
  logic w1;
  logic w2;
  mymodule uut1 (clk, rst, w1);
  mymodule #(.N(2)) uut2 (clk, rst, w2);
  always_comb begin
    if ((w1 == 1'b1) && (w2 == 1'b1)) begin
       out = 1'b1;
    end
    else begin
       out = 1'b0;
    end
  end
endmodule
```



.reset של clk של clk מחברים שעון ואל כניסת ה-st של mymodule2 של clk אל כניסת ה-clb של מחזורי שעון יקבל הסיגנל out את הערך reset את הערך reset לאחר

- 2 -א
- ב- 3
- 4 -ג
- 5 -т
- ה- 6



### שאלה 2 (5 נקודות)

נגדיר שיטת ייצוג חדשה בשם 'גודל וסימן' ( $sign\ \&magnitude$ ) לייצוג מספרים שלמים באלי סימן. בשיטה זו, עבור מספר בן N סיביות, משתמש ב- N-1 הסיביות התחתונות כדי לייצג את <u>הערך המוחלט</u> של המספר בייצוג בינארי, וב- MSB כדי לקבוע את הסימן, באופן הבא:



$$sign = \begin{cases} 0 - positive \\ 1 - negative \end{cases}$$

. השווה ל- '0' משמעו מספר חיובי, וה- MSB השווה ל- '1' משמעו מספר שלילי.

#### דוגמאות:

- -1 המספר 1011 בייצוג sign & magnitude שווה ל- (-3) שווה ל- (-3) בבסיס 10. הסבר: המספר מורכב מ- 4 סיביות, הערך המיוצג ב- 3 הסיביות התחתונות הוא 3, וה- MSB השווה ל- (-3) מסמן שהמספר הוא שלילי ולכן הערך בבסיס 10 הוא (-3).
  - .10 בבסיס 3 -שווה ל- 3 בבסיס sign & magnitude בייצוג -2
    - .0 שימו לב ש- 0 ... 10 ו- 0 ... 00 שניהם מייצגים את הערך

בשאלה זו, מעוניינים לממש רכיב המכפיל בין שני מספרים בני 2 סיביות כל אחד המיוצגים בשאלה זו, מעוניינים לממש רכיב המכפיל בין שני מספר בייצוג זה בעל מספר סיביות מינימאלי הדרוש בשיטת  $sign\ \&\ magnitude$ , לייצוג התוצאה.

ברשותכם מספר בלתי מוגבל של השערים הלוגיים:

AND, OR, NAND, NOR, XOR, XNOR, NOT

לכל אחד מהשערים יש <u>2 כניסות בלבד</u> (למעט שער NOT יש לו רק כניסה אחת).

מבין התשובות הבאות, מהו מספר השערים <u>המינימלי</u> הנדרש על מנת לממש את המכפל המבוקש?

- 1 -א
- ב- 2
- 3 -ג
- 4 -т
- 5 -ה



### שאלה 3 (5 נקודות)

שני מהנדסים מתקשרים ביניהם באמצעות "קוד חזרות" באורך r>2. בקוד זה, כל סיבית משודרת r פעמים ברצף.

ידוע שלפעמים, על קו התקשורת נוצרת שגיאה בצורת התהפכות <u>ביט אחד בלבד</u>. אחד המהנדסים מעוניין לתכנן מערכת <u>צירופית</u> שמטרתה לשחזר את הביט המקורי שנשלח, מתוך המילה שהתקבלה. כלומר, המערכת מקבלת כקלט מילה באורך r ומייצרת פלט בן סיבית אחת שערכה כערך הסיבית שהופיעה יותר פעמים במילה.

#### דוגמה:

עבור r=4 והקלט 1011, הפלט של המערכת יהיה 1, מכיוון שיש יותר '1' מ- '0' בקלט r=4 המערכת.

תכננו את המערכת עבור r=4 וצמצמו אותה ככל שניתן <u>כסכום מכפלות.</u> נתונים השערים הבאים:

|     | $tpd_{LH}$   | $tpd_{HL}$   |
|-----|--------------|--------------|
| AND | 10 <i>ns</i> | 25 <i>ns</i> |
| OR  | 15 <i>ns</i> | 5 <i>ns</i>  |
| NOT | 5 <i>ns</i>  | 6ns          |

הערה: לכל אחד מהשערים יש <u>2 כניסות בלבד</u> (למעט שער NOT יש לו רק כניסה אחת).

?מבין התשובות הבאות, מהו ה-  $t_{\it vd}$  - מהות של המערכת

- 25 *ns* -א
- ב- 30 ns
- 35 *ns* -ג
- 36 ns -т
- 40 ns -ה



## <u>שאלה 4 (5 נקודות)</u>

 $\frac{3}{2}$  מהנדסת חשמל מעוניינת לחשב סכום של מספרים המאוחסנים בשני רגיסטרים בעלי ביטים כל אחד. תוצאת החישוב בעלת  $\frac{4}{2}$  ביטים (הביט הנוסף הוא ה- Carry Out של הרכיב האחרון).

וסיביות  $a,b,\mathcal{C}_{in}$  סיביות כניסה צירופיים, בעלי המהנדסת ישנם 3 רכיבי Full Adder בידי המהנדסת ישנם 3 רכיבי $s,\mathcal{C}_{out}$  מוצא מוצא מהכניסות והיציאות הינה סיבית בודדת).

המהנדסת מעוניינת לבנות מערכת <u>מצונרת</u> (Pipeline) כפי שלמדה בקורס, על מנת להשיג תפוקה (Throughput) גבוהה ככל האפשר בעדיפות ראשונה, ושימוש במינימום פליפ-פלופים בעדיפות שניה.

מבין התשובות הבאות, מהי כמות הפליפ-פלופים <u>המינימלית</u> הנדרשת למימוש המערכת?

- 13 -א
- ב- 14
- 15 -ג
- 16 -т
- ה- 17



## <u>שאלה 5 (5 נקודות)</u>

מהנדסת פישטה פונקציה כלשהי f(x,y,z) לצורה המצומצמת ביותר כמכפלת סכומים, וקיבלה את הביטוי הבא:

$$x \cdot (z' + y)$$

בהתייחסות לצורה של סכום מכפלות, איזו מהטענות הבאות נכונה?

- א- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: x, רק במקרה שקיים ייתכן שהביטוי המצומצם ביותר בצורה של  $don't\ care$
- ב- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: x, גם אם  $\frac{dy}{dt}$  ביתר במרה של  $\frac{dy}{dt}$ 
  - ג- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: xy, רק במקרה ייתכן שהביטוי המצומצם ביותר בצורה של  $don't\ care$
- ד- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: xy, גם אם לא קיימים  $don't\ care$ 
  - ה- בהכרח מתקיים ש- xyz שווה ל- 1.



## <u>שאלה 6 (5 נקודות)</u>

נתון המעגל הבא:



#### ונתונים מאפייני רכיבי המעגל:

|                  | NOT         | AND   | XOR   | FF    |
|------------------|-------------|-------|-------|-------|
| $T_{pd}/T_{pCQ}$ | 10 ns       | 20 ns | 30 ns | 40 ns |
| $T_{cd}/T_{cCQ}$ | 5 <i>ns</i> | 10 ns | 15 ns | 20 ns |
| $T_{su}$         |             |       |       | 10 ns |

FFA שני ה- FFים חוברו לשעון המעגל clk, אך נוצר  $t_{skew}$  ביניהם, כך שהשעון שמזין את FFA מגיע לפני השעון שמזין את FFB. בנוסף, נתוני  $t_{skew}$  זהים לאלו של

 $.t_{skew} = 30ns$  בנוסף, נתון ש

?מתקיים, מהו תדר העבודה המרבי בו ניתן להפעיל את המעגל hold

- 9.09 *MHz* **-א**
- 8.33 *MHz* -ב
- 7.14 *MHz* -ג
- 6.67 *МН*z -т
- 6.25 *MHz* -ה



## <u>שאלה 7 (5 נקודות)</u>

נתון קטע הקוד הבא:

נתון שלפני הרצת הקוד:

$$s0 = x$$
$$s1 = y$$

$$s2 = z$$

?מה יהיה הערך ברגיסטר s3 בסיום ריצת התוכנית

$$[z^2(x+8y)^2] \ mod \ 2^{32}$$
 -א  
 $[z^2(x+8y)^3] \ mod \ 2^{32}$  -ב  
 $[z^3(x+8y)^3] \ mod \ 2^{32}$  -ג  
 $[z^2(8x+y)^3] \ mod \ 2^{32}$  -ד  
 $[z^3(8x+y)^3] \ mod \ 2^{32}$  -ד



## שאלה 8 (5 נקודות) נתונה הפונקציה הבאה:

$$f(w, x, y, z) = \sum_{\emptyset} (0, 2, 5, 8, 10, 13, 15) + \sum_{\emptyset} (3, 7, 11)$$

. בעזרת רכיבי FA מעוניינים לממש את הפונקציה f(w,x,y,z) בעזרת רכיבי

מבין התשובות הבאות, מהו מספר רכיבי ה- FA <u>המינימלי</u> הנדרש כדי לממש את הפונקציה ? f(w, x, y, z)

- 1 -א
- ב- 2

- ה- לא ניתן לממש את הפונקציה בעזרת רכיבי FA וקבועים בלבד.

#### תזכורת:



$$S(a, b, C_{in}) = a \oplus b \oplus C_{in}$$
  

$$C_{out}(a, b, C_{in}) = a \cdot b + a \cdot C_{in} + b \cdot C_{in}$$



### שאלות 9 (5 נקודות)

בחברת "אין יותר הזדמנויות" מעוניינים לתכנן מנעול סדרתי בן 3 ספרות עשרוניות 0-9 באופן הבא:

בעת הכנסת הסיסמה, נותנים למשתמש 3 הזדמנויות כדי להכניס את רצף הספרות הנכון. עבור כל ספרה נכונה שהמשתמש מכניס, המנעול מדליק נורה ירוקה ועוברים לספרה הבאה, אחרת המנעול מדליק נורה אדומה ונותן למשתמש עוד הזדמנות להכניס את הספרה מחדש. שימו לב שיש חשיבות לסדר הכנסת הספרות, וכשהמשתמש מכניס ספרה שגויה הוא מקבל עוד הזדמנות להכניס את הספרה הנכונה ואינו מתחיל מחדש.

אם המשתמש מכניס ספרה שגויה <u>3 פעמים (לאו דווקא ברצף),</u> המנעול יינעל לנצח ולא יהיה ניתן לפתוח אותו שוב. אחרת, כל פעם שמכניסים את הסיסמה הנכונה, המנעול נפתח ונותנים למשתמש 3 הזדמנויות חדשות לפעם הבאה שבה הוא ינסה לפתוח את המנעול.

<u>דוגמה</u> בהנחה שהסיסמה הנכונה היא 123

| #cycle | 1   | 2     | 3   | 4     | 5     | 6     | 7   | 8     | 9   |
|--------|-----|-------|-----|-------|-------|-------|-----|-------|-----|
| input  | 0   | 1     | 6   | 2     | 3     | 1     | 7   | 2     | 9   |
| output | red | green | red | green | green | green | red | green | red |

| #cycle | 10  | 11  | 12  |
|--------|-----|-----|-----|
| input  | 9   | 3   | 3   |
| output | red | red | red |

הסבר: במחזור שעון 5 המנעול נפתח בפעם הראשונה ולכן מספר ההזדמנויות חוזר להיות 3 (למרות שבמחזור שעון 1 ו-3 הוכנסו ספרות שגויות). במחזור שעון 10 הוכנסה ספרה שגויה בפעם השלישית ולכן המנעול ננעל לנצח והנורה תראה צבע אדום כל הזמן למרות שבמחזור שעון 11 הוכנסה הספרה האחרונה הנכונה.

מהו מספר המצבים במכונת מילי <u>המצומצמת</u>?

- 8 -א
- ב- 9
- 10 -ג
- 11 -т
- ה- 12 או יותר



## <u>שאלה 10 (7 נקודות)</u>

 $T_{clk}=15~ns$  מעוניין לממש את המעגל הבא, עבור זמן מחזור של

Y

#### נתונים הרכיבים (נתוני רכיב ה-NOT חסרים):

| [ <b>ns</b> ] | $t_{cd} \setminus t_{cCQ}$ | $t_{pd} ackslash t_{pCQ}$ | $t_{setup}$ | $t_{hold}$ |
|---------------|----------------------------|---------------------------|-------------|------------|
| AND           | 2                          | 6                         |             |            |
| FF            | 1                          | 4                         | 3           | 4          |

המהנדס שם לב שתנאי hold של FF3 בוודאות לא מתקיים. כדי לתקן זאת, המהנדס מעוניין hold המהנדס שם לב שתנאי NOT בין המוצא של FF2 לכניסה המידע של n

Y

נתון שהמעגל עומד בכל תנאי ה-setup ו-hold <u>וסיגנל המוצא (מוצא FF3) מתנהג כפי</u> שהמהנד<u>ס התכוון במעגל המקורי</u>.

רשמו את תנאי setup של המעגל בין FF2 ל-FF3 כתלות ב-n:
רשמו את תנאי setup של המעגל בין FF2 ל-FF3 כתלות ב-n:
רשמו את תנאי hold של המעגל בין FF1 ל-FF2:
רשמו את תנאי hold של המעגל בין FF2 ל-FF3 כתלות ב-n:
רשמו את תנאי hold של המעגל בין FF3 ל-FF3 כתלות ב-n:



## <u>שאלה 11 (5 נקודות)</u>

מהנדס מתכנן ערוץ תקשורת בין שתי מערכות המבוסס על פרוטוקול UART המעביר 8 סיביות מידע בכל שליחה.

נתון שהמערכות צריכות להעביר ביניהן מילים בנות 32 סיביות בכל העברת מידע, כאשר קצב העברת המילים הללו צריך להיות 1000 מילים בשניה.

| שהתקשורת בין המערכות תפעל כרצוי? | פרוטוקול ה-UART כדי | מה צריך להיות ה- $T_{bit}$ של |
|----------------------------------|---------------------|-------------------------------|
|                                  |                     |                               |



#### שאלה 12 (8 נקודות)

כדי לייעל את כתיבת הקוד של תכנית רוצים להוסיף פקודת push למעבד נייעל את נתיבת הקוד של push נכתבת כך:  $MultiCycle\ RISCV$ 

push rs2

כלומר, הפקודה מקבלת רק רגיסטר יחיד כאופרנד. פעולת הפקודה היא להגדיל את stack -. המחסנית (ה- stack) במילה אחת ולהכניס את ערך הרגיסטר

לצורך ביצוע הפקודה הוספו שני בוררים למעבד  $MultiCycle\ RISCV$ . שני הבוררים מסומנים בעיגול באיור מטה.

מלאו את הטבלה מטה בערכי הסיגנלים המצוינים, כך שפעולת הסיגנלים בכל מחזור שעון תתאים למימוש פקודת ה-push.

יש למלא את הטבלה כך שמספר מחזורי השעון המממשים את הפקודה הוא <u>מינימאלי</u> (אין הכרח למלא את כל העמודות הריקות בטבלה).

 $.\phi$  או 0.1 את הערכים לקבל את יכולים , AddrAsel

 $.\phi$  או 0,1,2 או , rel Asel או  $\phi$  או Bsel Asel

הסיגנל xor ,sub ,add מקבל שמות של פעולות (למשל: xor ,sub ,add וכו') לפי הפעולה שעליו לבצע, או את הערך  $\phi$  אם סוג הפעולה אינו משנה.

-הסיגנל MemW יכול לקבל את הערכים 0 (עבור קריאה מה-DMEM) או 1 (עבור כתיבה ל MemW וו 1 (עבור כתיבה ל DMEM).



| מס' מחזור שעון | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
|----------------|---|---|---|---|---|---|---|---|---|
| AddrAsel       |   |   |   |   |   |   |   |   |   |
| AddrDsel       |   |   |   |   |   |   |   |   |   |
| Asel           |   |   |   |   |   |   |   |   |   |
| Bsel           |   |   |   |   |   |   |   |   |   |
| ALUsel         |   |   |   |   |   |   |   |   |   |
| MemW           |   |   |   |   |   |   |   |   |   |



## <u>שאלה 13 (12 נקודות)</u>

מהנדס חשמל שעובד בחברה המתמחה בראייה ממוחשבת מעוניין לבצע מכפלה סקלרית בין וקטורים.

הווקטורים שמורים בתור שני מערכים בזיכרון, כאשר כל איבר בווקטור שמור כמילה בזיכרון.

- הרגיסטר S0 מאותחל לראשית המערך הראשון.
  - באותחל לראשית המערך השני. S1 הרגיסטר -
- הרגיסטר S2 מאותחל לערך 10, שהינו גודל המערכים.
- עבור כל פעולת הכפלה שנבצע, נגדיל את S5 ב-1 (רגיסטר זה מודד את סיבוכיות האלגוריתם). רגיסטר S5 מאותחל לערך 0 לפני ריצת הקוד להלן.

לבסוף, תוצאת המכפלה נשמרת בכתובת שמאותחלת ברגיסטר S3.

להזכירכם, מכפלה סקלרית בין ווקטורים מוגדרת באופן הבא:

$$< v, u > = v_1 u_1 + v_2 u_2 + \dots + v_n u_n$$

נתון הקוד הבא, שמבצע את הנדרש:

| 1  |       | addi | t3,         | <i>x</i> 0, | 0    |
|----|-------|------|-------------|-------------|------|
| 2  | loop: | lw   | t0,         | 0(s0)       |      |
| 3  |       | lw   | <i>t</i> 1, | 0(s1)       |      |
| 4  |       | mul  | t2,         | <i>t</i> 1, | t0   |
| 5  |       | add  | t3,         | t3,         | t2   |
| 6  |       | addi | <i>s</i> 5  | s5,         | 1    |
| 7  |       | addi | s0,         | <i>s</i> 0, | 4    |
| 8  |       | addi | <i>s</i> 1, | <i>s</i> 1, | 4    |
| 9  |       | addi | s2,         | s2,         | -1   |
| 10 |       | bne  | s2,         | <i>x</i> 0, | loop |
| 11 | end:  | SW   | t3,         | 0(s3)       |      |

ו-  $Single\ Cycle\ RISCV$  החברה מעוניינת להשוות בין שני סוגי מעבדים:  $Pipeline\ RISCV$ 

זמני ריצת השלבים השונים במעבד נתונים בטבלה הבאה (זהים לשני סוגי המעבדים):

| Fetch | Decode | Execute | Memory | Writeback |
|-------|--------|---------|--------|-----------|
| 300ns | 150ns  | 200ns   | 300ns  | 50ns      |

| ?Sinale Cycle RI: | SCV י מערד מסוג $CV$ | ועל הקוד כולו על גר | א- מה יהיה זמן הריצה |
|-------------------|----------------------|---------------------|----------------------|
| .bingte dyete mi  | בועבו בוטוא יטכ      | ביו אבי אבי         | /2                   |

|  | <br> |  |
|--|------|--|
|  |      |  |
|  |      |  |
|  |      |  |
|  |      |  |
|  |      |  |
|  |      |  |
|  |      |  |
|  |      |  |



כעת החברה מעוניינת להשתמש במעבד מסוג Pipeline RISCV. נתוני המעבד:

- מכיל Bypass בתוך ה- Register File (כלומר, Forwarding בין שלב ה- WB לשלב ה- Decode).
  - אינו מכיל Forwarding נוסף.
  - Load Hazard Detection Unit אינו מכיל
- מניח ש- Branch אינו נלקח, ומבצע Flush ל- Pipe במידה שכן. החלטות על Execute מניח ש- נלקחות בשלב ה- Execute.
  - .Single Cycle RISCV זמני חלקי המעבד זהים למעבד -
- ב- עזרו למהנדס שתכנן את הקוד והוסיפו פקודות NOP בטבלה להלן במידת הצורך.

לדוגמה: נניח שאנו מעוניינים להוסיף 3 פקודות NOP בין שורה 4 ל- 5, נרשום זאת כך:

| כמות פקודות ה- NOP שנדרש להוסיף | לפני שורה מס' | 'אחרי שורה מס |
|---------------------------------|---------------|---------------|
| 3                               | 5             | 4             |

#### מלאו את הטבלה הבאה (אין הכרח למלא את כולה):

| כמות פקודות ה- NOP שנדרש<br>להוסיף | לפני שורה מס' | 'אחרי שורה מס |
|------------------------------------|---------------|---------------|
|                                    |               |               |
|                                    |               |               |
|                                    |               |               |
|                                    |               |               |
|                                    |               |               |
|                                    |               |               |

שימו לב: סעיפים ג' ו-ד' בעמוד הבא.



| המהנדס שאינו מרוצה מהפתרון שהצעתם, ביקש שתשנו את הקוד כך שנצטרך<br>להוסיף פחות פקודות NOP. הציעו דוגמה <u>אחת</u> לשיפור הקוד, כך שיכיל פחות<br>פקודות NOP.                                                                              | -,<br> |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|
|                                                                                                                                                                                                                                          |        |
|                                                                                                                                                                                                                                          |        |
| המהנדס שכעת מעוניין לבחור האם להשתמש במעבד Single Cycle או –<br>Pipeline, מעוניין להשוות ביניהם מבחינת זמן ריצה כולל.<br><u>בהנחה שבסעיף ג' הצעתם פתרון שמאפשר קוד ללא פקודות NOP בכלל,</u> מה יהיה<br>זמן הריצה הכולל על מעבד Pipeline? | -т     |
|                                                                                                                                                                                                                                          |        |



## <u>שאלה 14 (8 נקודות)</u>

נתון מעבד  $\overline{NultiCycle\ RISCV}$  כפי שנלמד בכיתה. בעת ייצור בקר המעבד קרתה תקלה IRwrite והקו



האם קיימת פקודה אחת או יותר שיעבדו כהלכה למרות התקלה (הקף בעיגול)?



אם סימנתם כן, מי מהפקודות הבאות <u>בהכרח</u> תעבודנה כהלכה למרות התקלה (הקף בעיגול)?

R-type LW SW BEQ Jump



#### <u>שאלה 15 (8 נקודות)</u>

במעבד מסוג RISCV מעוניינים להוסיף תמיכה בפקודה חדשה בשם mort (double access memory):

dam rd, rs, imm # RegFile[rd] = Mem[Mem[rs + imm]]

הפקודה ניגשת <u>לזיכרון המידע</u> פעמיים: בפעם הראשונה ניגשים לכתובת שמחושבת ע"י חיבור תוכן הרגיסטר rs וערך ה-imm. בפעם השנייה ניגשים לכתובת שנקראת מתוך הזיכרון בגישה הראשונה, ואת הערך שקוראים מתוך הזיכרון כותבים לתוך הרגיסטר rd.

שימו לב, זיכרון המידע זהה לנלמד בקורס.

ענו על שני הסעיפים הבאים ב- <u>נכון / לא נכון</u> (הקיפו בעיגול) עם הסבר קצר – <u>לכל היותר</u> שורה אחת.

(בכל הטענות אנחנו מתייחסים למימוש של פקודת dam אמיתית ולא פסאודו-פקודה):

אחר הכנסת שינויים Single Cycle RISCV א- ניתן לממש את הפקודה על מעבד מסוג למסלול הנתונים ו/או לבקר ו/או הגדלת זמן המחזור של השעון.

## נכון / לא נכון

|  | הסבר:   |
|--|---------|
|  | . 12011 |
|  |         |
|  |         |
|  |         |
|  |         |

ב- ניתן לממש את הפקודה על מעבד מסוג Pipelined RISCV לאחר הכנסת שינויים למסלול הנתונים ו/או לבקר ו/או הגדלת זמן המחזור של השעון.

## נכון / לא נכון

| • | • |       |
|---|---|-------|
|   |   | :הסבר |
|   |   |       |

כעת נתמקד במעבד *MultiCycle RISCV* שבו <u>ניתו</u> לממש את הפקודה. מבין הטענות הבאות, הקף בעיגול את הטענות הנכונות (**שימו לב, ייתכן שיש יותר מטענה אחת נכונה**).

- i. כדי לממש את הפקודה צריך לבצע שינויים במסלול הנתונים (שינוי חיבור חוטים / הוספת חומרה כמו MUX או REGISTERS וכו').
- ii. <u>ניתו</u> לממש את הפקודה ע"י ביצוע שינויים בבקר כמו הוספת סיגנלי בקרה חדשים, אבל <u>אין צורך</u> בהוספת מצבים חדשים לבקר.
  - iii. כדי לממש את הפקודה חייבים לבצע שינויים בבקר כמו הוספת סיגנלי בקרה חדשים, בנוסף **יש צורך** בהוספת מצבים חדשים לבקר.



שאלה 16 (7 נקודות) ענו על הסעיפים הבאים לגבי חריגות ופסיקות.

| א- תנו דוגמה (אחת) לפסיקה הנגרמת ע"י גורם חיצוני:                                                                                 |
|-----------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                   |
| ב- תנו דוגמה (אחת) לחריגה:                                                                                                        |
|                                                                                                                                   |
| ג- הסבירו <u>במשפט אחד</u> מהו ההבדל באופן <u>הטיפול</u> בחריגה לעומת <u>הטיפול</u> בפסיקה<br>במעבד מסוג <i>MultiCycle RISCV.</i> |
|                                                                                                                                   |